Logic minimization and wide fan-in issues in DPL-based cryptocircuits against power analysis attacks

Tena-Sánchez, Erica ; Acosta, Antonio J.

Tipo: Artículo
Año de Publicación: 2019
Volumen: 47
Número: 2
Páginas: 238 - 253
Fuente Nº Citas Fecha Actualización
scopus114-05-2022
wos114-05-2022
Dimensions
PlumX
Altmetric

Año: 2019

Journal Impact Factor (JIF): 1.581

CategoríaEdiciónPosiciónCuartilTercilDecil
ENGINEERING, ELECTRICAL & ELECTRONICSCIE174/266Q3T2D7

Año: 2019

Journal Citation Indicator (JCI): 0,460

CategoríaPosiciónCuartilTercilDecilPercentil
ENGINEERING, ELECTRICAL & ELECTRONIC183/318Q3T2D642,61

Año:

2019

CiteScore:

3.000

CategoríaPosiciónCuartilTercilDecil
Applied Mathematics128/510Q1T1D3
Electrical and Electronic Engineering263/670Q2T2D4
Computer Science Applications259/636Q2T2D5
Electronic, Optical and Magnetic Materials101/234Q2T2D5

SJR año:

2019

Factor de Impacto:

0.387

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering279/675Q2T2D5
Applied Mathematics298/506Q3T2D6
Computer Science Applications342/615Q3T2D6
Electronic, Optical and Magnetic Materials122/221Q3T2D6
No existen datos para la revista de esta publicación.
Agencia Código de Proyecto
CSIC under Project LACRE201550E039
Spanish Goverment under Project INTERVALOTEC2016-80549-R
Nota: los datos sobre financiación provienen de la WOS
# Autor Afiliación
1Tena-Sánchez, Erica Universidad de Sevilla (Spain)
2Acosta, Antonio J.Universidad de Sevilla (Spain)