Design of highly linear multipliers using floating gate transistors and/or source degeneration resistor

Garimella, Sri Raga Sudha ; Ramirez-Angulo, J.; Lopez-Martin, A.; Carvajal, R. G.

Tipo: Ponencia
Año de Publicación: 2008
Número de artículo: 4541712
Páginas: 1492 - 1495
Fuente Nº Citas Fecha Actualización
scopus413-08-2022
wos213-08-2022
Dimensions
PlumX
Altmetric
No existen datos para la revista de esta publicación.
No exiten datos para esta publicación
# Autor Afiliación
1Garimella, Sri Raga Sudha Intel Corporation (United States)
2Ramirez-Angulo, J.New Mexico State University (United States)
3Lopez-Martin, A.New Mexico State University (United States)
4Carvajal, R. G.New Mexico State University (United States)