A ${0.35}~mu{ m m}$ Sub-ns Wake-up Time ON-OFF Switchable LVDS Driver-Receiver Chip I/O Pad Pair for Rate-Dependent Power Saving in AER Bit-Serial Links

Zamarreno-Ramos, Carlos ; Serrano-Gotarredona, Teresa; Linares-Barranco, Bernabé

Tipo: Artículo
Año de Publicación: 2012
Volumen: 6
Número: 5
Número de artículo: 6163389
Páginas: 486 - 497
Fuente Nº Citas Fecha Actualización
scopus1320-11-2021
wos1120-11-2021
Dimensions
PlumX
Altmetric

Año (SCIE): 2012

Factor de Impacto (SCIE): 2.743

CategoríaEdiciónPosiciónCuartilTercilDecil
ENGINEERING, BIOMEDICALSCIE15/79Q1T1D2
ENGINEERING, ELECTRICAL & ELECTRONICSCIE27/243Q1T1D2

Año:

2012

CiteScore:

6.200

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering42/615Q1T1D1
Biomedical Engineering27/169Q1T1D2

SJR año:

2012

Factor de Impacto:

1.062

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering72/603Q1T1D2
Biomedical Engineering37/184Q1T1D3
No existen datos para la revista de esta publicación.
Agencia Código de Proyecto
European CHIST-ERA programPRI-PIMCHI-2011-0768
European Regional Development Fund-
FPU scholarship-
Ministry of Economy and CompetitivityTIC-6091; TEC2009-106039-C04-01
Nota: los datos sobre financiación provienen de la WOS
# Autor Afiliación
1Zamarreno-Ramos, Carlos CSIC - Instituto de Microelectronica de Sevilla (IMS-CNM) (Spain)
2Serrano-Gotarredona, TeresaCSIC - Instituto de Microelectronica de Sevilla (IMS-CNM) (Spain)
3Linares-Barranco, BernabéCSIC - Instituto de Microelectronica de Sevilla (IMS-CNM) (Spain)