Studying the viability of static complementary metal-oxide-semiconductor gates with a large number of inputs when using separate transistor wells

Guerrero, D.; Millán Calderón, Alejandro; Juan, J.; Bellido, M. J.; Ruiz-De-Clavijo, P.; Ostúa, E.; Viejo, J.

Tipo: Artículo
Año de Publicación: 2011
Volumen: 7
Número: 3
Páginas: 444 - 452
Fuente Nº Citas Fecha Actualización
scopus021-05-2022
wos021-05-2022
Dimensions
PlumX
Altmetric

Año: 2017

Journal Citation Indicator (JCI): 0,120

CategoríaPosiciónCuartilTercilDecilPercentil
ENGINEERING, ELECTRICAL & ELECTRONIC283/306Q4T3D107,68

Año:

2011

CiteScore:

0.900

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering349/589Q3T2D6

SJR año:

2011

Factor de Impacto:

0.179

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering398/585Q3T3D7
No existen datos para la revista de esta publicación.
Agencia Código de Proyecto
Ministry of Education and Culture of the Spanish GovernmentTEC2007-61802/MIC
Nota: los datos sobre financiación provienen de la WOS
# Autor Afiliación
1Guerrero, D.Universidad de Sevilla (Spain)
2Millán Calderón, AlejandroUniversidad de Sevilla (Spain)
3Juan, J.Universidad de Sevilla (Spain)
4Bellido, M. J.Universidad de Sevilla (Spain)
5Ruiz-De-Clavijo, P.Universidad de Sevilla (Spain)
6Ostúa, E.Universidad de Sevilla (Spain)
7Viejo, J.Universidad de Sevilla (Spain)