Comparative analysis of projected tunnel and CMOS transistors for different logic application areas

Núñez, Juan ; Avedillo, María J.

Tipo: Artículo
Año de Publicación: 2016
Volumen: 63
Número: 12
Número de artículo: 7676302
Páginas: 5012 - 5020
Acceso abierto: Vía verde
Fuente Nº Citas Fecha Actualización
scopus1424-09-2022
wos1224-09-2022
Dimensions
PlumX
Altmetric

Año: 2016

Journal Impact Factor (JIF): 2.605

CategoríaEdiciónPosiciónCuartilTercilDecil
ENGINEERING, ELECTRICAL & ELECTRONICSCIE77/262Q2T1D3
PHYSICS, APPLIEDSCIE42/148Q2T1D3

Año: 2017

Journal Citation Indicator (JCI): 0,860

CategoríaPosiciónCuartilTercilDecilPercentil
ENGINEERING, ELECTRICAL & ELECTRONIC107/306Q2T2D465,20
PHYSICS, APPLIED41/165Q1T1D375,45

Año:

2016

CiteScore:

5.200

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering91/654Q1T1D2
Electronic, Optical and Magnetic Materials35/219Q1T1D2

SJR año:

2016

Factor de Impacto:

1.009

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering76/635Q1T1D2
Electronic, Optical and Magnetic Materials36/205Q1T1D2
No existen datos para la revista de esta publicación.
Agencia Código de Proyecto
Spanish Government\'s Ministry of Economy and Competitiveness from the ERDFTEC2013-40670-P
Nota: los datos sobre financiación provienen de la WOS
# Autor Afiliación
1Núñez, Juan Universidad de Sevilla (Spain)
2Avedillo, María J.Universidad de Sevilla (Spain)