Architecture and robust control of a digital frequency-locked loop for fine-grain dynamic voltage and frequency scaling in globally asynchronous locally synchronous structures

Albea, C.; Puschini, D.; Vivet, P.; Miro-Panades, I.; Beigne, E.; Lesecq, S. 

Tipo: Artículo
Año de Publicación: 2011
Volumen: 7
Número: 3
Páginas: 328 - 340
Acceso abierto: Vía verde
Fuente Nº Citas Fecha Actualización
scopus1201-10-2022
wos901-10-2022
Dimensions
PlumX
Altmetric

Año: 2017

Journal Citation Indicator (JCI): 0,120

CategoríaPosiciónCuartilTercilDecilPercentil
ENGINEERING, ELECTRICAL & ELECTRONIC283/306Q4T3D107,68

Año:

2011

CiteScore:

0.900

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering349/589Q3T2D6

SJR año:

2011

Factor de Impacto:

0.179

CategoríaPosiciónCuartilTercilDecil
Electrical and Electronic Engineering398/585Q3T3D7
No existen datos para la revista de esta publicación.
Agencia Código de Proyecto
Artemis POLLUX100205
Nota: los datos sobre financiación provienen de la WOS
# Autor Afiliación
1Albea, C.CEA (France)
2Puschini, D.CEA (France)
3Vivet, P.CEA (France)
4Miro-Panades, I.CEA (France)
5Beigne, E.CEA (France)
6Lesecq, S. CEA (France)