Paulino Ruiz de Clavijo Vázquez

Profesor Contratado Doctor
pruiz@us.es
Área de conocimiento: Tecnología Electrónica
Departamento: Tecnología Electrónica
Grupo: INVESTIGACIÓN Y DESARROLLO DIGITAL (TIC-204)
Prog. doctorado: Programa de Doctorado en Ingeniería Informática (RD. 99/2011)
Tipo Año Título Fuente
Artículo2020 Address-encoded byte order MICROPROCESSORS AND MICROSYSTEMS
Artículo2020 Using the complement of the cosine to compute trigonometric functions EURASIP JOURNAL ON ADVANCES IN SIGNAL PROCESSING
Artículo2019 High-Performance Time Server Core for FPGA System-on-Chip ELECTRONICS
Ponencia2018 A proposal for a new way of classifying network security metrics. Study of the information collected through a honeypot 2018 IEEE 18TH INTERNATIONAL CONFERENCE ON SOFTWARE QUALITY, RELIABILITY AND SECURITY COMPANION (QRS-C)
Artículo2017 Minimalistic SDHC-SPI hardware reader module for boot loader applications MICROELECTRONICS JOURNAL
Ponencia2014 Application of virtualization technology to the study of quality of service techniques Proceedings of XI Tecnologias Aplicadas a la Ensenanza de la Electronica (Technologies Applied to Electronics Teaching), TAEE 2014
Otros2013 Interview: Our proposal is a hardware-friendly file system suitable for embedded systems ELECTRONICS LETTERS
Artículo2013 NanoFS: a hardware-oriented file system ELECTRONICS LETTERS
Capítulo2012 Open Development Platform for Embedded Systems Grid Computing - Technology and Applications, Widespread Coverage and New Horizons
Artículo2011 Fast-Convergence Microsecond-Accurate Clock Discipline Algorithm for Hardware Implementation IEEE TRANSACTIONS ON INSTRUMENTATION AND MEASUREMENT
Artículo2011 Studying the viability of static complementary metal-oxide-semiconductor gates with a large number of inputs when using separate transistor wells JOURNAL OF LOW POWER ELECTRONICS
Artículo2010 Comprehensive analysis on the internal power dissipation of static CMOS cells in ultra-deep sub-micron technologies JOURNAL OF LOW POWER ELECTRONICS
Ponencia2009 Delay and power consumption of static Bulk-CMOS gates using independent bodies DTIS: 2009 4TH IEEE INTERNATIONAL CONFERENCE ON DESIGN & TECHNOLOGY OF INTEGRATED SYSTEMS IN NANOSCALE ERA, PROCEEDINGS
Ponencia2009 Implementación sobre FPGA de un cliente SNTP de bajo coste y alta precisión Actas de las IX Jornadas de computación reconfigurable y aplicaciones: Universidad de Alcalá, Departamento de Electrónica, Alcalá de Henares, 9-11 septiembre, 2009
Ponencia2009 Power dissipation associated to internal effect transitions in static CMOS gates INTEGRATED CIRCUIT AND SYSTEMS DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION
Ponencia2009 Usando Python como HDL: estudio comparativo de resultados basado en el desarrollo de un periférico real Actas de las IX Jornadas de computación reconfigurable y aplicaciones: Universidad de Alcalá, Departamento de Electrónica, Alcalá de Henares, 9-11 septiembre, 2009
Ponencia2008 Design and Implementation of a SNTP Client on FPGA 2008 IEEE INTERNATIONAL SYMPOSIUM ON INDUSTRIAL ELECTRONICS, VOLS 1-5
Ponencia2008 Implementation of a FFT/IFFT module on FPGA: Comparison of methodologies 2008 4TH SOUTHERN CONFERENCE ON PROGRAMMABLE LOGIC, PROCEEDINGS
Ponencia2007 Design of a FFT/IFFT module as an IP core suitable for embedded systems 2007 INTERNATIONAL SYMPOSIUM ON INDUSTRIAL EMBEDDED SYSTEMS
Capítulo2007 Efficient and fast current curve estimation of CMOS digital circuits at the logic level Lecture Notes in Computer Science
Artículo2007 Improving the performance of static CMOS gates by using independent bodies JOURNAL OF LOW POWER ELECTRONICS
Ponencia2007 Static power consumption in CMOS gates using independent bodies INTEGRATED CIRCUIT AND SYSTEM DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION
Artículo2006 Accurate Logic-Level Current Estimation for Digital CMOS Circuits JOURNAL OF LOW POWER ELECTRONICS
Artículo2006 Automated performance evaluation of skew-tolerant clocking schemes International Journal of Electronics
Ponencia2006 Efficient design and implementation on FPGA of a MicroBlaze peripheral for processing direct electrical networks measurements Industrial Embedded Systems - IES'2006
Ponencia2005 Algorithms to get the maximum operation frequency for skew-tolerant clocking schemes VLSI CIRCUITS AND SYSTEMS II, PTS 1 AND 2
Ponencia2005 Halotis - High accurate logic timing simulator 2005 PHD RESEARCH IN MICROELECTRONICS AND ELECTRONICS, VOLS 1 AND 2, PROCEEDINGS
Artículo2004 Signal sampling based transition modeling for digital gates characterization INTEGRATED CIRCUIT AND SYSTEM DESIGN
Artículo2003 Aprendizaje Interdisciplinar de la Electrónica y la Comunicaciones Revista de Enseñanza Universitaria
Artículo2003 Computational delay models to estimate the delay of floating cubes in CMOS circuits INTEGRATED CIRCUIT AND SYSTEM DESIGN
Capítulo2003 Desarrollo de una aplicación del área de producción animal Innovaciones docentes en la Universidad de Sevilla, curso 2001-2002: áreas de arte y humanidades, ciencias exactas y naturales, ciencias de la salud e ingeniera y tecnología
Ponencia2003 Internode: internal node logic computational model 36TH ANNUAL SIMULATION SYMPOSIUM, PROCEEDINGS
Ponencia2002 Characterization of normal propagation delay for delay degradation model (DDM) Lecture Notes in Computer Science
Artículo2002 Measurement of the switching activity of CMOS digital circuits at the gate level Lecture Notes in Computer Science
Ponencia2001 AUTODDM: AUTOmatic characterization tool for the Delay Degradation Model ICECS 2001: 8TH IEEE INTERNATIONAL CONFERENCE ON ELECTRONICS, CIRCUITS AND SYSTEMS, VOLS I-III, CONFERENCE PROCEEDINGS
Ponencia2001 Gate-level simulation of CMOS circuits using the IDDM model ISCAS 2001 - 2001 IEEE International Symposium on Circuits and Systems, Conference Proceedings
Ponencia2001 HALOTIS: High Accuracy LOgic TIming Simulator with inertial and degradation delay model DESIGN, AUTOMATION AND TEST IN EUROPE, CONFERENCE AND EXHIBITION 2001, PROCEEDINGS
Artículo2001 Switching activity evaluation of CMOS digital circuits using logic timing simulation ELECTRONICS LETTERS
Artículo2000 Degradation delay model extension to CMOS gates INTEGRATED CIRCUIT DESIGN, PROCEEDINGS
Ponencia2000 Inertial and Degradation Delay Model for CMOS logic gates ISCAS 2000: IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS - PROCEEDINGS, VOL I

Proyectos de Investigación

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
01/10/2007 30/09/2011 Investigador/a HIPER: Técnicas de altas prestaciones para la verificación y diseño de circuitos digitales CMOS VLSI (TEC2007-61802) Ministerio de Educación y Ciencia (Nacional)
17/07/2012 31/12/2015 Investigador/a Red IntelIgeNte de fácil desplieGue para la vida independiente de nuestros mayores (RIING) (IPT-2012-0645-300000) Ministerio de Economía y Competitividad (Nacional)
01/03/2006 28/02/2009 Investigador/a Diseño de sistemas digitales micro-nanoelectrónicos de altas prestaciones (EXC/2005/TIC-635) Junta de Andalucía (Plan Andaluz de Investigación) (Autonómico)
01/01/2012 31/12/2015 Investigador/a Optimización de Sistemas Empotrados de Altas Prestaciones (TEC2011-27936) Ministerio de Ciencia e Innovación (Nacional)
01/03/2006 28/02/2009 Investigador/a Sistemas Empotrados Abiertos de Unidades Terminales para Sistemas de Control Industrial (EXC/2005/TIC-1023) Junta de Andalucía (Plan Andaluz de Investigación) (Autonómico)
01/01/2009 31/12/2009 Responsable Transfer CODIAC: Sistema de Control Distribuido para Dispositivos de Acceso a Instalaciones (P040-09/E11) Centro de Innovación y Transferencia de Tecnología de Andalucía, S.A.U. (Autonómico)
10/07/2008 28/02/2009 Investigador/a SEPIC, Sistemas empotrados para infraestructuras críticas (TSI-020100-2008-258) Ministerio de Industria, Turismo y Comercio (Nacional)
01/01/2018 30/09/2021 Responsable Sistemas de Inicio Avanzados y Sincronización Temporal de Alta Precisión para Iot (TIN2017-89951-P) Ministerio de Economía y Competitividad (Nacional)

Contratos

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
01/10/2010 31/12/2013 Investigador/a Web Operativa: Investigación e Innovación en el Desarrollo de Nuevos Canales y Plataformas de divulgación para los Portales Web Universitarios (P052-10/E01) Aljamir Software, S.L. (Local)
01/06/2015 30/09/2018 Responsable WPSEC: Gestión de la Seguridad en Sitios Web Basados en Wordpress (P024-15/E01) ConvertClick (Local)
02/07/2019 30/09/2020 Investigador/a SATEATool – Security Audit Testing Enviroment Automation Tool for Apps (P031-19/E01) Aljamir Software, S.L. (Local)
26/01/2015 30/11/2015 Investigador/a Consultoría Tecnológica en eHealth para el diseño de interfaces de dispositivos hardware (P069-15/E01) Aljamir Software, S.L. (Local)
01/01/2004 31/12/2004 Investigador/a Microprocesador Óptimo (PRO-049) Isis Engineering, S.A. (Local)
01/12/2016 30/03/2018 Investigador/a Consultoría Tecnológica para un sistema de registro de higiene sanitaria en el Cloud (HyPlanner). (P121-16/E01) Aljamir Software, S.L. (Local)

Ayudas

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
16/03/2009 16/06/2009 Investigador/a HardTIME: diseño de hardware de clientes y servidores de hora para aplicaciones de sincronismo de alta precisión (OTRI/08-FCIE45) Universidad de Sevilla (Oficina de Transferencia de Resultados de Investigación) (Local)
16/03/2009 16/06/2009 Investigador/a HAVOC (Hardware Vorbis CODEC): desarrollo e implementación hardware de sistemas de codificación/descodificación de audio digital en tiempo real basada en el formato abierto vorbis para aplicaciones de electrónica de consumo (OTRI/08-FCIE41) Universidad de Sevilla (Oficina de Transferencia de Resultados de Investigación) (Local)