David Guerrero Martos

Profesor Contratado Doctor
david@us.es
Área de conocimiento: Tecnología Electrónica
Departamento: Tecnología Electrónica
Grupo: INVESTIGACIÓN Y DESARROLLO DIGITAL (TIC-204)
Prog. doctorado: Programa de Doctorado en Ingeniería Informática (RD. 99/2011)
Tipo Año Título Fuente
Artículo2021 An integrated digital system design framework with on-chip functional verification and performance evaluation IEEE ACCESS
Artículo2021 Embedded LUKS (E-LUKS): a hardware solution to IoT security ELECTRONICS
Artículo2020 Address-encoded byte order MICROPROCESSORS AND MICROSYSTEMS
Artículo2020 Using the complement of the cosine to compute trigonometric functions EURASIP JOURNAL ON ADVANCES IN SIGNAL PROCESSING
Artículo2019 High-performance time server core for FPGA system-on-chip ELECTRONICS
Artículo2017 Minimalistic SDHC-SPI hardware reader module for boot loader applications MICROELECTRONICS JOURNAL
Ponencia2016 Building a basic membrane computer Fourteenth Brainstorming Week on Membrane Computing
Ponencia2015 EvercodeML: A formal language for SoC integration Proceedings of the electronic system level synthesis conference
Artículo2013 NanoFS: a hardware-oriented file system ELECTRONICS LETTERS
Capítulo2012 Experiencia de renovación metodológica en la enseñanza de la electrónica digital básica Tecnologías Aplicadas en la Enseñanza de la Electrónica: TAEE 2012 : Actas del X Congreso de Tecnologías Aplicadas en la Enseñanza de la Electrónica, Escuela de Ingeniería Industrial Universidad de Vigo Vigo, España 13 al 15 Junio de 2012
Ponencia2012 Implementation of a hardware and software framework for a simple academic processor Proceedings - 2012 Technologies Applied to Electronics Teaching, TAEE 2012
Ponencia2012 Methodology updating experience in basic digital electronics teaching Proceedings - 2012 Technologies Applied to Electronics Teaching, TAEE 2012
Capítulo2012 Open Development Platform for Embedded Systems Grid Computing - Technology and Applications, Widespread Coverage and New Horizons
Ponencia2011 Implementation of a configuration server for a hardware SNTP synchronization platform based on FPGA Proceedings of the 2011 7th Southern Conference on Programmable Logic, SPL 2011
Ponencia2011 Python as a hardware description language: A case study Proceedings of the 2011 7th Southern Conference on Programmable Logic, SPL 2011
Artículo2011 Studying the viability of static complementary metal-oxide-semiconductor gates with a large number of inputs when using separate transistor wells JOURNAL OF LOW POWER ELECTRONICS
Artículo2010 Comprehensive analysis on the internal power dissipation of static CMOS cells in ultra-deep sub-micron technologies JOURNAL OF LOW POWER ELECTRONICS
Ponencia2009 Aplicación de Picoblaze como emulador/receptor de un GPS en el diseño de hardware de un cliente/servidor SNTP Actas de las IX Jornadas de computación reconfigurable y aplicaciones: Universidad de Alcalá, Departamento de Electrónica, Alcalá de Henares, 9-11 septiembre, 2009
Ponencia2009 Delay and power consumption of static Bulk-CMOS gates using independent bodies DTIS: 2009 4TH IEEE INTERNATIONAL CONFERENCE ON DESIGN & TECHNOLOGY OF INTEGRATED SYSTEMS IN NANOSCALE ERA, PROCEEDINGS
Ponencia2009 Power dissipation associated to internal effect transitions in static CMOS gates INTEGRATED CIRCUIT AND SYSTEMS DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION
Ponencia2009 Usando Python como HDL: estudio comparativo de resultados basado en el desarrollo de un periférico real Actas de las IX Jornadas de computación reconfigurable y aplicaciones: Universidad de Alcalá, Departamento de Electrónica, Alcalá de Henares, 9-11 septiembre, 2009
Ponencia2008 Building a SoC for industrial applications based on LEON microprocessor and a GNU/Linux distribution 2008 IEEE INTERNATIONAL SYMPOSIUM ON INDUSTRIAL ELECTRONICS, VOLS 1-5
Ponencia2008 Design and Implementation of a SNTP Client on FPGA 2008 IEEE INTERNATIONAL SYMPOSIUM ON INDUSTRIAL ELECTRONICS, VOLS 1-5
Ponencia2007 Automatic logic synthesis for parallel alternating latches clocking schemes VLSI CIRCUITS AND SYSTEMS III
Ponencia2007 Design of a FFT/IFFT module as an IP core suitable for embedded systems 2007 INTERNATIONAL SYMPOSIUM ON INDUSTRIAL EMBEDDED SYSTEMS
Capítulo2007 Efficient and fast current curve estimation of CMOS digital circuits at the logic level Lecture Notes in Computer Science
Artículo2007 Improving the performance of static CMOS gates by using independent bodies JOURNAL OF LOW POWER ELECTRONICS
Ponencia2007 Static power consumption in CMOS gates using independent bodies INTEGRATED CIRCUIT AND SYSTEM DESIGN: POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION
Artículo2006 Accurate Logic-Level Current Estimation for Digital CMOS Circuits JOURNAL OF LOW POWER ELECTRONICS
Artículo2006 Automated performance evaluation of skew-tolerant clocking schemes International Journal of Electronics
Ponencia2006 Efficient design and implementation on FPGA of a MicroBlaze peripheral for processing direct electrical networks measurements Industrial Embedded Systems - IES'2006
Ponencia2005 Algorithms to get the maximum operation frequency for skew-tolerant clocking schemes VLSI CIRCUITS AND SYSTEMS II, PTS 1 AND 2
Capítulo2005 Formación de profesores noveles en tecnología electrónica: una primera aproximación La formación del profesorado universitario: programa de equipos docentes de la Universidad de Sevilla, curso 2003-2004
Artículo2004 Signal sampling based transition modeling for digital gates characterization INTEGRATED CIRCUIT AND SYSTEM DESIGN
Artículo2003 Computational delay models to estimate the delay of floating cubes in CMOS circuits INTEGRATED CIRCUIT AND SYSTEM DESIGN
Ponencia2003 Internode: internal node logic computational model 36TH ANNUAL SIMULATION SYMPOSIUM, PROCEEDINGS
Ponencia2002 Characterization of normal propagation delay for delay degradation model (DDM) Lecture Notes in Computer Science

Proyectos de Investigación

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
01/01/2018 30/09/2021 Investigador/a Sistemas de Inicio Avanzados y Sincronización Temporal de Alta Precisión para Iot (TIN2017-89951-P) Ministerio de Economía y Competitividad (Nacional)
17/07/2012 31/12/2015 Investigador/a Red IntelIgeNte de fácil desplieGue para la vida independiente de nuestros mayores (RIING) (IPT-2012-0645-300000) Ministerio de Economía y Competitividad (Nacional)
01/01/2012 31/12/2015 Investigador/a Optimización de Sistemas Empotrados de Altas Prestaciones (TEC2011-27936) Ministerio de Ciencia e Innovación (Nacional)
10/07/2008 28/02/2009 Investigador/a SEPIC, Sistemas empotrados para infraestructuras críticas (TSI-020100-2008-258) Ministerio de Industria, Turismo y Comercio (Nacional)
01/10/2007 30/09/2011 Investigador/a HIPER: Técnicas de altas prestaciones para la verificación y diseño de circuitos digitales CMOS VLSI (TEC2007-61802) Ministerio de Educación y Ciencia (Nacional)
01/03/2006 28/02/2009 Investigador/a Diseño de sistemas digitales micro-nanoelectrónicos de altas prestaciones (EXC/2005/TIC-635) Junta de Andalucía (Plan Andaluz de Investigación) (Autonómico)
01/03/2006 28/02/2009 Investigador/a Sistemas Empotrados Abiertos de Unidades Terminales para Sistemas de Control Industrial (EXC/2005/TIC-1023) Junta de Andalucía (Plan Andaluz de Investigación) (Autonómico)

Ayudas

Fecha de inicio Fecha de fin Rol Denominación Agencia financiadora
16/03/2009 16/06/2009 Investigador/a HardTIME: diseño de hardware de clientes y servidores de hora para aplicaciones de sincronismo de alta precisión (OTRI/08-FCIE45) Universidad de Sevilla (Oficina de Transferencia de Resultados de Investigación) (Local)
16/03/2009 16/06/2009 Investigador/a HAVOC (Hardware Vorbis CODEC): desarrollo e implementación hardware de sistemas de codificación/descodificación de audio digital en tiempo real basada en el formato abierto vorbis para aplicaciones de electrónica de consumo (OTRI/08-FCIE41) Universidad de Sevilla (Oficina de Transferencia de Resultados de Investigación) (Local)