Cesar: Circuitos Microelectrónicos Seguros Frente a Ataques Laterales

Referencia: TEC2013-45523-R

Tipo: Proyecto de investigación
Programa financiador: Plan Estatal 2013-2016 Retos - Proyectos I+D+i
Entidad financiadora: Ministerio de Economía y Competitividad
Ámbito: Nacional
Convocatoria competitiva:
Fecha de inicio: 01/01/2014
Fecha de fin: 30/09/2017
Participantes en la financiación
Nombre Rol
Acosta Jiménez, Antonio José Responsable
Jiménez Fernández, Carlos Jesús Responsable
Tena Sánchez, Erica Investigador/a
Estrada Pérez, Adrián Investigador/a
Parra Fernández, María del Pilar Investigador/a
Potestad Ordoñez, Francisco Eugenio Investigador/a
Mora Gutiérrez, José Miguel Investigador/a
Baena Oliva, María del Carmen Investigador/a
Valencia Barrero, Manuel Investigador/a
Publicaciones relacionadas
Tipo Año Título Fuente
Artículo 2020 An academic approach to FPGA design based on a distance meter circuit IEEE REVISTA IBEROAMERICANA DE TECNOLOGIAS DEL APRENDIZAJE-IEEE RITA
Artículo 2020 ASIC design and power characterization of standard and low power multi-radix trivium IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS
Artículo 2020 Breaking trivium stream cipher implemented in asic using experimental attacks and dfa SENSORS
Ponencia 2018 Distance measurement as a practical example of FPGA design 2018 XIII TECHNOLOGIES APPLIED TO ELECTRONICS TEACHING CONFERENCE (TAEE)
Ponencia 2018 Effect of temperature variation in experimental DPA and DEMA attacks 2018 28TH INTERNATIONAL SYMPOSIUM ON POWER AND TIMING MODELING, OPTIMIZATION AND SIMULATION (PATMOS)
Ponencia 2018 FPGA design example for maximum operating frequency measurements 2018 XIII TECHNOLOGIES APPLIED TO ELECTRONICS TEACHING CONFERENCE (TAEE)
Artículo 2017 Multiradix trivium implementations for low-power IoT hardware IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS
Artículo 2017 Power and energy issues on lightweight cryptography JOURNAL OF LOW POWER ELECTRONICS
Artículo 2017 Trivium hardware implementations for power reduction INTERNATIONAL JOURNAL OF CIRCUIT THEORY AND APPLICATIONS
Artículo 2017 Vulnerability analysis of trivium FPGA implementations IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS
Nota: la fuente de financiación de las publicaciones se ha obtenido de WOS